

# CONCEPTOS DE ARQUITECTURA DE COMPUTADORAS

#### Carrera:

Ingeniería en Computación Plan 2008/Plan 2011

Año: 2°

Régimen de Cursada: Semestral

Carácter (Obligatoria/Optativa): Obligatoria

Correlativas: 1102

**Profesor/es:** Horacio Villagarcía Wanza

Hs. semanales : 6 hs

## <u>FUNDAMENTACIÓN</u>

La asignatura profundiza los conocimientos de tecnología informática en Arquitectura de Procesadores. Estos conocimientos coadyuvarán a que como profesional pueda evaluar y verificar la utilización, eficiencia y confiabilidad de equipamiento informático (hardware) y también le serán necesarios para la configuración y dimensionamiento de sistemas de procesamiento de información.

#### **OBJETIVOS GENERALES**

Profundizar conceptos, de modo de lograr que el alumno comprenda los mecanismos internos de operación de una computadora. En particular analizar el manejo de memoria y periféricos vía interrupciones. Introducir los conceptos de máquinas no Von Neumann y procesadores de alta prestación.

#### **CONTENIDOS MINIMOS**

- Lenguaje ensamblador.
- Jerarquías de memoria.
- Interrupciones.
- Vinculación de los módulos de un procesador vía memoria y vía interrupciones.
- Acceso a memoria por DMA.
- Máquinas algorítmicas. Máquinas multiprocesador.
- Nociones de procesadores de alta prestación

#### PROGRAMA ANALÍTICO

#### Unidad 1 : Arquitectura y Organización de Computadoras

Concepto de Arquitectura de una computadora monoprocesador.

Repaso del modelo de Von Neumann.

Descripción del funcionamiento de un sistema basado en un microprocesador.

Buses, teoría de operación, buses sincrónicos y asincrónicos. Ejemplos.

Ejecución de instrucciones.

Ejecución solapada ("pipeline").

Aplicación en procesadores contemporáneos. Análisis de prestaciones.

#### Unidad 2 : Subsistema Unidad Central de Procesos

Análisis del trabajo de la CPU. Ejemplificación en procesadores típicos.

Análisis del conjunto de instrucciones de procesadores de uso comercial.

Concepto de máquinas CISC y RISC.

Lineamientos básicos en el diseño de un procesador RISC. Análisis de prestaciones.

Interrupciones: tratamiento general.

Interrupciones por software y por hardware.

Relación entre las interrupciones y el manejo de operaciones de E/S.



## Unidad 3: Subsistema E/S

Concepto de E/S y su relación con la CPU, tipos de puertas.

Concepto de puerta de Entrada y Salida paralelo.

Concepto de puerta de Entrada y Salida serie.

Tipos de transmisión serie.

Descripción del formato de transmisión serie asincrónica y sincrónica.

Descripción funcional de una puerta de E/S serie asincrónica, acceso a registros internos para control y determinación del estado de operación de la puerta.

Mapeado del subsistema E/S y la memoria.

Administración de las puertas por encuesta (polling) o por interrupción.

Tratamiento de la CPU de las operaciones de E/S, por interrupción o por software.

Transferencias de E/S por hardware, DMA, implementación.

#### Unidad 4 : Subsistema Memoria

Repaso de la organización jerárquica de la memoria, memoria principal y memoria secundaria.

Memoria caché, concepto y descripción, análisis de prestaciones.

Implementación de memoria caché en varios niveles. Acceso. Consistencia.

Conceptos de memoria virtual.

#### Unidad 5 : Evolución de las arquitecturas y Paralelismo.

Procesadores de múltiples núcleos.

Esquema general. Memoria compartida y distribuida.

Concepto de procesamiento paralelo.

Clasificación de arquitecturas paralelas.

Ejemplos de multicores y aplicaciones.

Parámetros en el análisis de prestaciones.

#### **BIBLIOGRAFÏA**

- Organización y Arquitectura de Computadoras Diseño para optimizar prestaciones, Stallings W., Editorial Prentice Hall.
- Organización de Computadoras, Tanenbaum A., Editorial Prentice Hall.
- Arquitectura de Computadores Un enfoque cuantitativo, Hennessy & Patterson., Editorial McGraw Hill.
- **Diseño y evaluación de arquitecturas de computadoras**, Beltrán M. y Guzmán A., Editorial Prentice Hall.
- Computer Organization and Embedded Systems, 6th ed. Hamacher C., Vranesic Z., Zaky S., Manjikian N., Editorial Mc Graw Hill
- Computer Organization and Architecture, 10/E. Stallings W., Editorial Pearson

# METODOLOGÍA DE ENSEÑANZA

El curso tiene 3 hs. semanales de clases teóricas y 3 hs. de clases prácticas con ejercitación de aula y experimentales en sala de computadoras.

Las clases teóricas son dictadas por el Profesor de la asignatura y no son obligatorias.

Las actividades prácticas son obligatorias, supervisadas por el Profesor, coordinadas por el Jefe de Trabajos Prácticos y desarrolladas por los Auxiliares de la asignatura.

Los alumnos deben realizar ejercitación práctica, dirigida y no dirigida, tendiente a reforzar lo aprendido en las clases teóricas.

El reglamento y cronograma tentativo son conocidos por los alumnos desde el inicio de la actividad curricular.

Para las clases teóricas y las explicaciones de práctica se utiliza PC, cañón y pizarrón.

Se utiliza un entorno virtual de enseñanza-aprendizaje (IDEAS), donde se encuentran disponibles clases, guías de TP, avisos, resultados de exámenes, etc.

## **EVALUACIÓN**

Para aprobar el curso de Trabajos Prácticos, los alumnos deben aprobar dos exámenes parciales escritos



complementarios. Cada examen parcial posee 2 fechas de recuperación y se realizan diferentes actividades de apoyo personalizado para los mismos.

La aprobación de la materia se podrá lograr por régimen de promoción o con examen final.

Aquellos alumnos que deseen optar por el régimen de promoción deberán Aprobar cada parcial práctico en la primera fecha, Aprobar dos evaluaciones cortas de Teoría que se tomarán durante el curso (en días y horarios de teoría) y cumplidas las anteriores, podrán rendir una evaluación teórica de promoción que se considerará aprobada con nota mayor de 6 (seis) puntos. En caso de no aprobar tendrá una recuperación al término del semestre.

Los alumnos que tengan aprobada la promoción y se encuentren inscriptos en el curso bajo esta modalidad, tendrán registrada su nota al final del curso. El resto de los alumnos que promocionen, deberán inscribirse en una mesa de exámenes finales para que se registre oficialmente la nota obtenida cuando se cumplan las condiciones reglamentarias.

Los alumnos que hayan aprobado sólo los parciales prácticos, obtendrán la Aprobación de los Trabajos Prácticos y la habilitación para rendir el Examen Final de la asignatura en alguna de las mesas de Finales establecidas en el calendario académico.



## **CRONOGRAMA DE CLASES Y EVALUACIONES**

| Clase | Fecha    | Contenidos/Actividades                                         |
|-------|----------|----------------------------------------------------------------|
| 1     | 21 Marzo | Arquitectura Von Neumann. Ciclo de instrucción. Práctica 1     |
| 2     | 28 Marzo | Pasaje de Argumentos. Pila.                                    |
| 3     | 04 Abril | Interrupciones. Controlador de interrupciones. Práctica 2      |
| 4     | 11 Abril | Entrada / Salida. Gestión de E/S.                              |
| 5     | 25 Abril | DMA. Práctica 3                                                |
| 6     | 02 Mayo  | Segmentación de cauce.                                         |
| 7     | 09 Mayo  | Soluciones a atascos de cauce. Evaluación corta de Teoría 1.   |
| 8     | 16 Mayo  | RISC. Práctica 4                                               |
| 9     | 23 Mayo  | Sistema de Memoria. Buses del sistema. Práctica 5              |
| 10.   | 30 Mayo  | Evaluación corta de teoría 2.                                  |
| 11    | 06 Junio | Procesadores Superescalares. Práctica 6                        |
| 12    | 13 Junio | Procesadores Multicore. Introducción al Procesamiento Paralelo |
| 13    | 27 Junio | Consulta                                                       |
| 14    | 03 Julio | Evaluación Teórica Promoción                                   |
| 15    | 17 Julio | Recuperatorio de Evaluación Teórica Promoción                  |

| Evaluaciones previstas                     | Fecha     |
|--------------------------------------------|-----------|
| Parcial 1                                  | 17 Mayo   |
| Recuperatorio 1 Parcial 1                  | 31 Mayo   |
| Parcial 2                                  | 28 Junio  |
| Recuperatorio 1 Parcial 2                  | 12 Julio  |
| Recuperatorio 2 de Parcial 1 y/o Parcial 2 | 06 Agosto |

# Contacto de la cátedra (mail, sitio WEB, plataforma virtual de gestión de cursos):

http://weblidi.info.unlp.edu.ar/catedras/ConArqCom/index.html

http://ideas.info.unlp.edu.ar curso "Conceptos de Arquitectura de Computadoras"

Firma del/los profesor/es